CT60

Infos Techniques

 

CHG (CT60 Hardware Guide) (285Ko) - Mise à jour : Mars 2009

Registres Hardware du F030 - Mise à jour : Mars 2009

Patch pour MonTT (Devpack debugger) sur 060

SCHEMAS : CT63_Schematics.pdf (919 Ko)

PCB LOW RESOLUTION (GIF) : PCBeagle_LR (112 Ko)

PCB HIGH RESOLUTION (GIF) : PCBeagle_HR (313 Ko)

Analyseur logique branché sur CT60 : Analyse.jpg (69Ko) ; AnalyseDSP.jpg (70Ko)

Block Diagram de l'Arbitration des bus : CT60_Arbi.jpg (20Ko)

Adaptateur Dynamique de Bus : ABE-DataConv.jpg (20Ko)

68060 Product Brief : Download TXT file (PDF file version at Motorola)

 

EVOLUTION 060

OCT 1996 XC MASKS (F43G, G65V, G59Y, E41J) ERRATA 4.0 : Download PDF file

FEB 1999 MC E41J MASK : Download HTML file

 

ARCHITECTURE

 

CHRONOGRAMMES DE LA CONCEPTION

Accès au Falcon : ABE-F30Access.jpg (54Ko)

Accès Ecriture 16-bits de la Flash : ABE-FLASHW.jpg (24Ko)

Accès Lecture 32-bits de la Flash : ABE-FLASH.jpg (37Ko)

Accès FLASH par le 68030 : ABE-FLASH030.jpg (30Ko)

SDRAM - Rafraichissement : SDR-Refresh.jpg (35Ko)

SDRAM - BURST avec Page Hit : SDR-BurstHIT.jpg (50Ko)

SDRAM - BURST avec Page Miss : SDR-BurstMISS.jpg (53Ko)

SDRAM - SINGLE READ avec Page Hit : SDR-SingleHITR.jpg (66Ko)

SDRAM - SINGLE WRITE avec Page Hit : SDR-SingleHITW.jpg (66Ko)

 

CHRONOGRAMMES DE L'ANALYSE LOGIQUE (200 MHz)

Arbitreur au Boot

CME = CT60 Master Enable

 

Arbitreur - Passage du bus master de la CT60 au F030

HIGHZ = High Impedance of the F030 GALs outputs --> Master on the EXP slot

 

Arbitreur - Passage du bus master du F030 à la CT60

 

Reset après Boutton

 

Reset au PowerUp

 

Accès Lecture et Ecriture ST-Ram à 16 MHz

 

Prise de bus du Blitter à 16 MHz

 

Lecture du SDMA à 16 MHz

 

Lecture du SDMA à 25 MHz

 

Vecteur INT du DSP à 32 MHz

 

Vecteur INT du MFP sur bus à 16 MHz

 

Boot du F030 (mode 68030)

 

Blitter du F030 (mode 68030)